JOB ID:44603
給与 | 500万円 〜 1000万円 |
---|---|
業種 | メーカー |
勤務地 | 神奈川県 |
業務内容 | ■組織としての担当業務 CMOSイメージセンサのアナログ設計業務が中心で、設計後は測定及び評価を行い最終顧客に商品を届けるまでの領域をカバーします。最近では毎秒最大1,000フレームのセンサを開発しました。 ■職場雰囲気 職場は若手からベテランまで揃っていて活気があります。 顧客からの要求仕様に対して、どう設計仕様に落とし込めるのか、設計検討段階からさまざまな課題を解決しながら開発を進めています。 単なるアナログ設計ではなく、センサー内部のアーキテクチャと顧客のカメラシステムのアーキテクチャの両面でどうあるべきかエンジニア同士で議論しながら開発しています。 ■担当していただく具体的な業務内容 以下、2職種の内、いずれかをご担当頂きます。 ◆アナログ回路設計業務 設計仕様策定、回路設計/検証(AD/DA、電圧発生回路、メモリ回路等、アナログ信号処理回路)、評価、新規回路方式、アーキテクチャ開発業務になります。製造事業所との情報共有、課題発生時の連携など他部署との協業も多いです。 設計後は測定及び評価チームと協業すると共に、自社工場があるので試作立ち上げのサポートも行います。 数名~10名程度のチームを作って要求仕様から設計仕様に落とし込み、決められたスケジュール内でチームで業務を推進します。 一方で長期スパンでは次世代CMOSイメージセンサの開発検討も行います。CMOSイメージセンサはアナログ回路とロジック(デジタル)回路が協調して動作しているのである程度のロジック(デジタル)知識が必要ですが、周囲のメンバー・関連部署と協業しスキルを得ることで、より高度なセンサ開発に取り組めます。 ◆高速シリアルI/Fシステム開発及び高速シリアルI/Fアナログ設計業務。 新規高速シリアルI/F回路の企画構想、デバイス仕様検討、アナログ回路/レイアウト設計、検証、評価を行います。 それに必要な多くの関連部署(セット、 プロセスエンジニア、製造部署、etc.)と連携してデバイス開発を推進頂きます。 |
応募資格 | ●必須 半導体のアナログ回路の設計・検証業務を経験されている方。もしくは高速シリアルインターフェースシステムの設計業務を経験されている方。※半導体の種類は問いません。 ●尚可 ロジック(デジタル)回路の基礎知識。 ■求める人物像 前向きで元気があり、自発的に行動でき、他部署とのコミュニケーションが円滑にできる方。 ■求める語学力 ・必須:業務に関する英語のドキュメントを読んで理解できる方。 ・尚可:韓国語・中国語のドキュメントを読んで理解できる方。 |
福利厚生 / 待遇 | <教育制度・資格補助補足> OJT、ジネス研修、技術研修、ソニーユニバーシティ(次世代リーダー向け人材育成プログラム)等 <その他補足> ■財形貯蓄制度、社員持株会など ■各種育児関連制度、介護休職制度、ボランティア休職制度、フレキシブルキャリア休職(留学や配偶者の海外赴任への同行などを目的とする) ※自分のライフスタイルにあった福利厚生を、数多くのプログラムの中から自分の意思で選択することが可能 |
勤務時間 | 9:00~17:30 (所定労働時間:7時間45分) 休憩時間:45分(12:00~12:45) 時間外労働有無:無 <その他就業時間補足> ※上記は標準的な勤務時間例です。 |
休日休暇 | 土日、祝日 完全週休二日制 年次有給休暇 (初年度6~17日、勤続年数に応じて最大24日) |