JOB ID:44590
給与 | 500万円 〜 1000万円 |
---|---|
業種 | メーカー |
勤務地 | 神奈川県 |
業務内容 | ■組織としての担当業務 CMOSイメージセンサのデジタル回路設計業務が中心で、設計後は測定及び評価を行い最終顧客に商品を届けるまでの領域をカバーします。最近では毎秒最大1,000フレームのセンサを開発しました。 ■職場雰囲気 職場は若手からベテランまで揃っていて活気があります。 顧客からの要求仕様に対して、どう設計仕様に落とし込めるのか、設計検討段階からさまざまな課題を解決しながら開発を進めています。 単なるデジタル設計ではなく、センサー内部のアーキテクチャと顧客のカメラシステムのアーキテクチャの両面でどうあるべきかエンジニア同士で議論しながら開発しています。 開発スケジュールはタイトですが広く手に取られる最終製品に直ちに搭載されるため、世の中への貢献を実感しやすい職場です。 ■担当していただく具体的な業務内容 デジタル回路設計業務 verilog-HDLによる設計および検証(波形目視のほか、リファレンスCによる一致検証、アサーション検証、カバレッジ検証) 製造事業所との情報共有、課題発生時の連携など他部署との協業も多いです。 設計後は測定及び評価チームと協業すると共に、自社工場があるので試作立ち上げのサポートも行います。 数名~10名程度のチームを作って要求仕様から設計仕様に落とし込み、決められたスケジュール内でチームで業務を推進します。 一方で長期スパンでは次世代CMOSイメージセンサの開発検討も行います。CMOSイメージセンサはアナログ回路とデジタル回路が協調して動作しているのである程度のアナログ知識が必要ですが、周囲のメンバー・関連部署と協業しスキルを得ることで、より高度なセンサ開発に取り組めます。 ■想定ポジション プロジェクトにおける各ブロックの設計チームの規模は5名ほどで、リーダーもしくは上位担当者を期待しています。 ■描けるキャリアパス CMOSイメージセンサーのデジタル回路設計スキルとセンサー内部のアーキテクチャ構築のスキルを習得できます。 また、センサー開発全般を習得したエンジニアとして、世界初となる人間の目を超えるセンサーを世に提供できます。 |
応募資格 | ■必須 半導体のデジタル回路設計スキル。具体的にはVerilog-HDL等の上流設計スキルとSRAM等のメモリを制御する為のデジタル回路設計スキル、及びUnix/LinuxのOSを使いこなせる方。 ※半導体の種類は問いません。 ■尚可 アナログ回路の基礎知識。 ■求める人物像 前向きで元気があり、自発的に行動でき、他部署とのコミュニケーションが円滑にできる方。 ■求める語学力 ・必須:業務に関する英語のドキュメントを読んで理解できる方。 ・尚可:韓国語・中国語のドキュメントを読んで理解できる方。 |
福利厚生 / 待遇 | 【福利厚生】 財形貯蓄制度、社員持株会、独身寮など 自分のライフスタイルにあった福利厚生を、数多くのプログラムの中から自分の意思で選択することが可能です。 【その他制度】 各種育児関連制度をはじめ、介護休職制度、ボランティア休職制度、留学や配偶者の海外赴任への同行などを目的としたフレキシブルキャリア休職などがあります。多様なライフスタイルに応える環境を整備し、勤務体系に柔軟性を持たせています。 【研修制度】 ソニーセミコンダクタソリューションズ(以下SSS)では、ソニーグループ共通の各種研修を受講できるのはもちろんのこと、より社員の成長や主体的なキャリア形成に寄与すべくSSS独自の研修を実施しています。 ・階層別研修(新入社員~マネジメントの各階層) ・若手キャリア研修 ・SSS独自 技術研修 ・海外販社研修 など |
勤務時間 | 【標準労働時間帯】9:00~17:30(勤務時間:7時間45分 休憩:45分) フレックスタイム制あり(コアタイムなし) 時間外労働あり |
休日休暇 | 土日、祝日 完全週休二日制 年次有給休暇 (初年度6~17日、勤続年数に応じて最大24日) 会社休日(年間126日/2022年度)、年間休暇平均取得日数 平均14.4日(2022年度実績) |